SN65LVDS302ZXH

Texas Instruments
595-SN65LVDS302ZXH
SN65LVDS302ZXH

Tillverk:

Beskrivning:
LVDS, IC-gränssnitt Programmable 27-bit display serial inter A 595-SN65LVDS302ZXHR

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 347

Lager:
347 Kan skickas omedelbart
Fabrikens ledtid:
6 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Partier som är större än 347 kommer att omfattas av ett krav på minimibeställning.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:

Prissättning (SEK)

Antal Enhetspris
Ext. pris
33,14 kr 33,14 kr
24,85 kr 248,50 kr
22,78 kr 569,50 kr
20,49 kr 2.049,00 kr
19,40 kr 4.850,00 kr
18,53 kr 10.673,28 kr
17,77 kr 20.471,04 kr
17,44 kr 50.227,20 kr

Alternativ förpackning

Tillverk: Artikelnummer:
Emballage:
Reel, Cut Tape, MouseReel
Tillgänglighet:
På lager
Pris:
27,90 kr
Min:
1

Liknande produkt

Texas Instruments SN65LVDS302ZXHR
Texas Instruments
Serialiserare och deserialiserare - Serdes Programmable 27-bit display serial inter A 595-SN65LVDS302ZXH

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: LVDS, IC-gränssnitt
RoHS-direktivet:  
Serial Interface Receiver
300 Mb/s
LVDS
CMOS
1.95 V
1.65 V
- 40 C
+ 85 C
SMD/SMT
NFBGA-80
With ESD Protection
Tray
Märke: Texas Instruments
Fuktkänsliga: Yes
Pd - Effektavledning: 64.7 mW
Produkt: LVDS Interface ICs
Produkttyp: LVDS Interface IC
Serie: SN65LVDS302
Fabriksförpackningskvantitet: 576
Underkategori: Interface ICs
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542399000
USHTS:
8542390090
ECCN:
EAR99

SN65LVDS302 Display Serial Interface Receiver

Texas Instruments SN65LVDS302 Programmable 27-Bit Display Serial Interface Receiver de-serializes FlatLink™ 3G compliant serial input data to 27 parallel data outputs. The Texas Instruments SN65LVDS302 receiver contains one shift register to load 30 bits from 1, 2, or 3 serial inputs. After checking the parity bit, it latches the 24-pixel and three control bits to the parallel CMOS outputs. If the parity check confirms correct parity, the Channel Parity Error (CPE) output remains low. If a parity error is detected, the CPE output generates a high pulse while the data output bus disregards the newly received pixel. Instead, the last data word is held on the output bus for another clock cycle.