DK-DEV-5SGSMD5N

Altera
989-DK-DEV-5SGSMD5N
DK-DEV-5SGSMD5N

Tillverk:

Beskrivning:
Programmerbara logiska IC-utvecklingsverktyg FPGA Development Kit For 5SGSMD5K2

Livscykel:
Utgående:
Schemalagd för inkurans och kommer att avvecklas av tillverkaren.

På lager: 2

Lager:
2 Kan skickas omedelbart
Fabrikens ledtid:
2 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Denna produkt levereras UTAN KOSTNAD

Prissättning (SEK)

Antal Enhetspris
Ext. pris
65.571,13 kr 65.571,13 kr

Produktattribut Attributvärde Välj attribut
Altera
Produktkategori: Programmerbara logiska IC-utvecklingsverktyg
Development Kits
FPGA
5SGSMD5K2F40C2N
Märke: Altera
Beskrivning/funktion: Stratix V development kit
Gränssnittstyp: Ethernet, HSMC, JTAG, QSFP
Driftspänning: 19 V
Produkttyp: Programmable Logic IC Development Tools
Serie: Stratix V GS Development Kits
Fabriksförpackningskvantitet: 1
Underkategori: Development Tools
Handelsnamn: Stratix V FPGA
Del # Alias: 979999
Enhetens vikt: 2,642 kg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

                        
By clicking _Buy_ you agree: (1) you are a product or software
developer or system integrator and (2) the kit is for evaluation
only and not for resale.

Please contact a Mouser Technical Sales Representative for
further information.

5-0217-03

TARIC:
8473302000
CNHTS:
8543709990
USHTS:
8473301180
MXHTS:
8473300499
ECCN:
EAR99

DSP Development Kit, Stratix® V Edition

Altera DSP Development Kit, Stratix® V Edition, is a complete design environment with the hardware and software needed to develop Stratix V GS FPGA designs. The designer can test Altera's optimized variable-precision digital signal processing (DSP) block and develop DSP algorithms in a high-level model-based flow. They can test the signal quality of the FPGA transceiver I/Os (10 Gbps+) and develop and test PCI Express® (PCIe) 3.0 designs. The designer can develop and test memory subsystems consisting of SyncFlash, DDR3, and QDR™II+. This development kit allows for developing and testing SDI with the embedded 75ohm 3G SDI transceivers and developing embedded designs utilizing the Nios® II processor and external memory. A designer can develop and test network designs utilizing Triple Speed Ethernet MegaCore®, external RJ-45 jack, and optical networking designs using the 10Gbps and 40Gbps ethernet MAC MegaCores and the QSFP Optical Interface. Using the Clock Control GUI, a designer can also measure the FPGA's power consumption and control twelve different programmable clock oscillators.