LIF-MDF6000-6UMG64I

Lattice
842-LIFMDF60006UMG64
LIF-MDF6000-6UMG64I

Tillverk:

Beskrivning:
FPGA - på-plats-programmerbar grindmatris Lattice CrossLinkPlus Interface MIPI D-Phy Bridge with Flash

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 483

Lager:
483 Kan skickas omedelbart
Fabrikens ledtid:
16 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:

Prissättning (SEK)

Antal Enhetspris
Ext. pris
157,51 kr 157,51 kr
137,78 kr 3 444,50 kr
132,22 kr 13 222,00 kr

Produktattribut Attributvärde Välj attribut
Lattice
Produktkategori: FPGA - på-plats-programmerbar grindmatris
RoHS-direktivet:  
CrossLinkPlus
5936 LE
1484 ALM
180 kbit
29 I/O
1.14 V
1.26 V
- 40 C
+ 100 C
6 Gb/s
SMD/SMT
UCFBGA-64
Tray
Märke: Lattice
Distribuerad RAM: 47 kbit
Inbäddat block-RAM (EBR): 180 kbit
Maximal driftsfrekvens: 600 MHz
Fuktkänsliga: Yes
Antal logiska arrayblock - LAB:er: 1484 LAB
Arbetsström: 7 mA
Driftspänning: 1.14 V to 1.26 V
Produkttyp: FPGA - Field Programmable Gate Array
Fabriksförpackningskvantitet: 490
Underkategori: Programmable Logic ICs
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542399000
CNHTS:
8542399000
USHTS:
8542310060
ECCN:
EAR99

CrossLinkPlus FPGAs for MIPI D-PHY Based Systems

Lattice Semiconductor CrossLinkPlus FPGAs for MIPI D-PHY Based Embedded Vision Systems combine FPGA flexibility with instant-on panel display performance, accelerating industrial, automotive, computing designs, and consumer applications. CrossLinkPlus devices are low-power FPGAs featuring integrated flash memory, a hardened MIPI D-PHY, high-speed I/Os for instant-on panel display performance, and flexible on-device programming capabilities. Additionally, ready-to-use IPs and reference designs are provided to accelerate the implementation of enhanced sensors and display bridging, aggregation, and splitting functionality.