SN74LVCH32373ANMJR

Texas Instruments
595-74LVCH32373ANMJR
SN74LVCH32373ANMJR

Tillverk:

Beskrivning:
Spärrarna 32-bit transparent D -type latch with 3-

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 2 681

Lager:
2 681 Kan skickas omedelbart
Fabrikens ledtid:
12 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Förpackning:
Komplett Papprulle (beställ i multiplar av 1000)

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Skärtejp/MouseReel™
77,17 kr 77,17 kr
59,84 kr 598,40 kr
55,48 kr 1 387,00 kr
51,01 kr 5 101,00 kr
50,25 kr 12 562,50 kr
49,92 kr 24 960,00 kr
Komplett Papprulle (beställ i multiplar av 1000)
45,89 kr 45 890,00 kr
5 000 Beräkning
† 58,00 kr MouseReel™-avgiften kommer att läggas till och beräknas i din kundvagn. MouseReel™-beställningar kan inte avbeställas eller returneras.

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Spärrarna
RoHS-direktivet:  
LVCH
NFBGA-96
Reel
Cut Tape
MouseReel
Märke: Texas Instruments
Monteringsland: PH
Distributionsland: DE
Ursprungsland: DE
Fuktkänsliga: Yes
Monteringsstil: SMD/SMT
Produkttyp: Latches
Serie: SN74LVCH32373A
Fabriksförpackningskvantitet: 1000
Underkategori: Logic ICs
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542319000
CNHTS:
8542399000
USHTS:
8542390090
ECCN:
EAR99

SN74LVCH32373A 32-Bit Transparent D-Type Latch

Texas Instruments SN74LVCH32373A 32-Bit Transparent D-Type Latch is designed for 1.65V to 3.6V supply voltage range (VCC) operation. The Texas Instruments SN74LVCH32373A is suitable for implementing buffer registers, I/O ports, bidirectional bus drivers, and working registers. It can be used as four 8-bit latches, two 16-bit latches, or one 32-bit latch. When the latch-enable (LE) input is high, the Q outputs follow the data (D) inputs. When LE is taken low, the Q outputs are latched at the levels set up at the D inputs.