ZL30256LFG7

Microchip Technology
579-ZL30256LFG7
ZL30256LFG7

Tillverk:

Beskrivning:
Klocksynthesizer/brusrensare Dual Channel Jitter Attenuator

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

Tillgänglighet

Lager:
Ej på lager
Fabrikens ledtid:
5 Veckor Uppskattad tillverkningstid i fabriken.
Minst: 176   Flera: 176
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Denna produkt levereras UTAN KOSTNAD

Prissättning (SEK)

Antal Enhetspris
Ext. pris
256,37 kr 45 121,12 kr

Produktattribut Attributvärde Välj attribut
Microchip
Produktkategori: Klocksynthesizer/brusrensare
RoHS-direktivet:  
18 Output
1.045 GHz
CMOS, HCSL, HSTL, LVDS, LVPECL
CMOS
LGA-80
900 MHz
1.71 V
3.465 V
- 40 C
+ 85 C
SMD/SMT
Tray
Märke: Microchip Technology
Monteringsland: Not Available
Distributionsland: Not Available
Ursprungsland: TW
Fuktkänsliga: Yes
Arbetsström: 296 mA, 422 mA
Pd - Effektavledning: 1.3 W
Produkt: Jitter Attenuators
Produkttyp: Clock Synthesizers / Jitter Cleaners
Fabriksförpackningskvantitet: 176
Underkategori: Clock & Timer ICs
Typ: General-Purpose
Enhetens vikt: 190 mg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

USHTS:
8542390090
ECCN:
EAR99

ZL30256 General Purpose Jitter Attenuator

Microsemi / Microchip ZL30256 General Purpose Jitter Attenuator is a multi-channel high-performance, any-rate multiplier and jitter attenuator. The device simplifies board design by generating ultra-low-jitter clock signals from or attenuating clock signals while generating additional independent frequency families. With 3 independent jitters attenuating DPLL channels, it provides the ability to create 5 different frequency families. The Microsemi / Microchip ZL30256 offers best-in-class jitter performance and can create complete clock trees. This feature improves design reliability, reduces the bill of materials (BOM) cost, and simplifies the design by replacing multiple PLLs and peripheral timing components.