A3R12E30DBF-8E

Zentel Japan
155-A3R12E30DBF-8E
A3R12E30DBF-8E

Tillverk:

Beskrivning:
DRAM DDR2 512Mb, 64Mx8, 800 at CL5, 1.8V, FBGA-60

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 63

Lager:
63 Kan skickas omedelbart
Fabrikens ledtid:
16 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:

Prissättning (SEK)

Antal Enhetspris
Ext. pris
29,43 kr 29,43 kr
26,60 kr 266,00 kr
26,05 kr 651,25 kr
25,18 kr 1 259,00 kr
24,63 kr 2 463,00 kr
23,87 kr 5 967,50 kr
23,22 kr 11 610,00 kr
23,11 kr 23 110,00 kr
22,13 kr 53 554,60 kr

Produktattribut Attributvärde Välj attribut
Zentel Japan
Produktkategori: DRAM
RoHS-direktivet:  
SDRAM - DDR2
512 Mbit
8 bit
400 MHz
FPGA-60
64 M x 8
400 ps
1.7 V
1.9 V
0 C
+ 85 C
DDR2
Tray
Märke: Zentel Japan
Fuktkänsliga: Yes
Monteringsstil: SMD/SMT
Produkttyp: DRAM
Fabriksförpackningskvantitet: 2420
Underkategori: Memory & Data Storage
Strömstyrka - Max: 65 mA
Handelsnamn: Zentel Japan
Enhetens vikt: 159 mg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

CNHTS:
8542329000
USHTS:
8542320028
ECCN:
EAR99

DDR2 SDRAM

Zentel DDR2 SDRAM features a double-data-rate architecture with two data transfers per clock cycle. The high-speed data transfer is realized by the 4 bits prefetch pipelined architecture. A bi-directional differential data strobe (DQS and /DQS) is transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs Differential clock inputs (CK and /CK). The DLL aligns DQ and DQS transitions with CK transitions.

PRESENTERADE PRODUKTER
ZENTEL JAPAN