9FGV0841AKILF

Renesas Electronics
972-9FGV0841AKILF
9FGV0841AKILF

Tillverk:

Beskrivning:
Klockgeneratorer och supportprodukter PCIE LOW POWER LOW VOLTAGE

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 711

Lager:
711 Kan skickas omedelbart
Fabrikens ledtid:
12 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:

Prissättning (SEK)

Antal Enhetspris
Ext. pris
38,80 kr 38,80 kr
29,43 kr 294,30 kr
27,14 kr 678,50 kr
24,42 kr 2.442,00 kr
22,45 kr 11.000,50 kr
21,47 kr 21.040,60 kr
20,38 kr 59.917,20 kr

Produktattribut Attributvärde Välj attribut
Renesas Electronics
Produktkategori: Klockgeneratorer och supportprodukter
RoHS-direktivet:  
Clock Generator
9 Output
100 MHz
25 MHz
VFQFPN-48
55 %
14 ps
9FGV0841
12 mA
- 40 C
+ 85 C
SMD/SMT
Tray
Märke: Renesas Electronics
Fuktkänsliga: Yes
Driftspänning: 1.8 V
Produkttyp: Clock Generators
Fabriksförpackningskvantitet: 490
Underkategori: Clock & Timer ICs
Del # Alias: 9FGV0841
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542399000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542310030
JPHTS:
854239099
MXHTS:
8542399901
ECCN:
EAR99

9FGVxxx/9DBVxxx PCI Express® Timers

Renesas Electronics 9FGVxxx/9DBVxxx PCI Express® Timers offer unprecedented power savings and integration for communications, computing, and consumer markets. 9FGVxxx synthesizers and 9DBVxxx buffers consume less than 50mW of power - less than one-tenth of the power required by previous solutions. The ultra-low power consumption reduces heat dissipation to ease cooling requirements in large-scale cloud computing applications. These clock synthesizers and buffers are available with either integrated or external termination on the differential outputs.