SN74LV8T164MPWREP

Texas Instruments
595-74LV8T164MPWREP
SN74LV8T164MPWREP

Tillverk:

Beskrivning:
Skiftregisterräknare

Livscykel:
Ny produkt:
Nytt från denna tillverkare.
ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 2 620

Lager:
2 620 Kan skickas omedelbart
Fabrikens ledtid:
12 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Förpackning:
Komplett Papprulle (beställ i multiplar av 3000)

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Skärtejp/MouseReel™
34,12 kr 34,12 kr
23,11 kr 231,10 kr
21,36 kr 534,00 kr
18,53 kr 1.853,00 kr
17,44 kr 4.360,00 kr
15,26 kr 7.630,00 kr
12,64 kr 12.640,00 kr
Komplett Papprulle (beställ i multiplar av 3000)
11,77 kr 35.310,00 kr
† 58,00 kr MouseReel™-avgiften kommer att läggas till och beräknas i din kundvagn. MouseReel™-beställningar kan inte avbeställas eller returneras.

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Skiftregisterräknare
RoHS-direktivet:  
Shift Registers
Parallel to Serial
8 Circuit
8 bit
TSSOP-14
CMOS
4 Input
40.1 ns
1.8 V
5.5 V
- 55 C
+ 125 C
Reel
Cut Tape
MouseReel
Märke: Texas Instruments
Högnivå-utström: - 24 mA
Ingångstyp: Serial
Lågnivå-utström: 24 mA
Monteringsstil: SMD/SMT
Antal utgångslinjer: 9 Output
Driftspänning: 1.8 V to 5.5 V
Produkt: Serial Shift Registers
Produkttyp: Counter Shift Registers
Fabriksförpackningskvantitet: 3000
Underkategori: Logic ICs
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542319000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74LV8T164/SN74LV8T164-Q1 Shift Register

Texas Instruments SN74LV8T164/SN74LV8T164-Q1 Parallel-Load Shift Register contains an 8-bit shift register with asynchronous clear (CLR) input and AND-gated serial inputs. The gated serial (A and B) inputs permit complete control over incoming data. A low at either input inhibits new data entry and resets the first flip-flop to the low level at the next clock (CLK) pulse. A high-level input enables the other input, determining the first flip-flop's state. The data at the serial inputs can be changed while CLK is low or high, provided the minimum set-up time requirements are met. Clocking occurs on the low-to-high-level transition of CLK.