SN74HC166D

595-SN74HC166D
SN74HC166D

Tillverk:

Beskrivning:
Skiftregisterräknare 8-Bit Parallel-Load

Livscykel:
Utgående:
Schemalagd för inkurans och kommer att avvecklas av tillverkaren.
ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 1 250

Lager:
1 250 Kan skickas omedelbart
Partier som är större än 1250 kommer att omfattas av ett krav på minimibeställning.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:

Prissättning (SEK)

Antal Enhetspris
Ext. pris
15,91 kr 15,91 kr
9,74 kr 97,40 kr
8,16 kr 204,00 kr
6,19 kr 742,80 kr
5,35 kr 1.498,00 kr
4,22 kr 4.220,00 kr
3,61 kr 9.097,20 kr
3,01 kr 30.100,00 kr
2,99 kr 59.800,00 kr

Alternativ förpackning

Tillverk: Artikelnummer:
Emballage:
Reel, Cut Tape, MouseReel
Tillgänglighet:
På lager
Pris:
12,86 kr
Min:
1

Liknande produkt

Texas Instruments SN74HC166DR
Texas Instruments
Skiftregisterräknare 8bit Parl Load Shift A 595-SN74HC166D A 595-SN74HC166D

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Skiftregisterräknare
RoHS-direktivet:  
Serial/Parallel to Serial
1 Circuit
8 bit
SOIC-Narrow-16
HC
CMOS
5 / 3
150 ns, 30 ns, 26 ns
2 V
6 V
- 40 C
+ 85 C
Tube
Märke: Texas Instruments
Funktion: 8 Bit Parallel Load
Monteringsstil: SMD/SMT
Antal utgångslinjer: 3 Line
Driftspänning: 2 V to 6 V
Produkttyp: Counter Shift Registers
Serie: SN74HC166
Fabriksförpackningskvantitet: 40
Underkategori: Logic ICs
Enhetens vikt: 141,700 mg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

SN74HC166 8-Bit Parallel-Load Shift Registers

Texas Instruments SN74HC166 8-Bit Parallel-Load Shift Registers feature gated clock inputs (CLK, CLK INH) and an overriding clear (CLR) input. The shift/load (SH/LD) input establishes the parallel-in or serial-in modes. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled, and synchronous loading occurs on the next clock pulse. Serial data flow is inhibited during parallel loading. Clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate. This feature permits one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking; holding either low enables the other clock input. This feature allows the system clock to run freely, and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high. The CLR on the Texas Instruments SN74HC166 overrides all other inputs, including CLK, and resets all flip-flops to zero.