CDCU2A877NMKT

Texas Instruments
595-CDCU2A877NMKT
CDCU2A877NMKT

Tillverk:

Beskrivning:
Klockdrivare och fördelning 1.8-V phase-lock loo p clock driver with A 595-CDCU2A877NMKR

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 33

Lager:
33 Kan skickas omedelbart
Fabrikens ledtid:
6 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Partier som är större än 33 kommer att omfattas av ett krav på minimibeställning.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Förpackning:
Komplett Papprulle (beställ i multiplar av 250)

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Skärtejp/MouseReel™
87,42 kr 87,42 kr
68,13 kr 681,30 kr
63,33 kr 1 583,25 kr
57,88 kr 5 788,00 kr
Komplett Papprulle (beställ i multiplar av 250)
55,26 kr 13 815,00 kr
53,08 kr 26 540,00 kr
51,67 kr 51 670,00 kr
† 58,00 kr MouseReel™-avgiften kommer att läggas till och beräknas i din kundvagn. MouseReel™-beställningar kan inte avbeställas eller returneras.

Alternativ förpackning

Tillverk: Artikelnummer:
Emballage:
Reel, Cut Tape, MouseReel
Tillgänglighet:
På lager
Pris:
89,05 kr
Min:
1

Liknande produkt

Texas Instruments CDCU2A877NMKR
Texas Instruments
Klockdrivare och fördelning 1.8-V phase-lock loo p clock driver with A 595-CDCU2A877NMKT

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Klockdrivare och fördelning
RoHS-direktivet:  
CDCU2A877
Reel
Cut Tape
MouseReel
Märke: Texas Instruments
Fuktkänsliga: Yes
Produkt: Clock Drivers
Produkttyp: Clock Drivers & Distribution
Fabriksförpackningskvantitet: 250
Underkategori: Clock & Timer ICs
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

USHTS:
8542310075
ECCN:
EAR99

CDCU2A877 Phase-Lock Loop Clock Driver

Texas Instruments CDCU2A877 Phase-Lock Loop Clock Driver is a high-performance, low-jitter, low-skew, zero-delay buffer. It distributes a differential clock input pair (CK, /CK) to 10 differential pairs of clock outputs (Yn, /Yn) and one differential pair of feedback clock outputs (FBOUT, /FBOUT). The clock outputs are controlled by the input clocks (CK, /CK), the feedback clocks (FBIN, /FBIN), the LVCMOS control pins (OE, OS), and the analog power input (AVDD). When OE is low, the clock outputs, except FBOUT, /FBOUT, are disabled while the internal PLL maintains its locked-in frequency. OS (output select) is a program pin that must be tied to GND or VDD. When OS is high, OE functions as previously described. When OS and OE are both low, OE does not affect Y7, /Y7, as these are free-running. When AVDD is grounded, the PLL is turned off and bypassed for test purposes.