CD74ACT164M96

Texas Instruments
595-CD74ACT164M96
CD74ACT164M96

Tillverk:

Beskrivning:
Skiftregisterräknare 8-Bit Srl-In Prl-Out A 595-CD74ACT164M A 595-CD74ACT164M

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 5 611

Lager:
5 611 Kan skickas omedelbart
Fabrikens ledtid:
6 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Förpackning:
Komplett Papprulle (beställ i multiplar av 2500)

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Skärtejp/MouseReel™
8,34 kr 8,34 kr
6,00 kr 60,00 kr
5,40 kr 135,00 kr
4,74 kr 474,00 kr
4,44 kr 1.110,00 kr
4,25 kr 2.125,00 kr
4,15 kr 4.150,00 kr
Komplett Papprulle (beställ i multiplar av 2500)
3,83 kr 9.575,00 kr
3,72 kr 27.900,00 kr
† 58,00 kr MouseReel™-avgiften kommer att läggas till och beräknas i din kundvagn. MouseReel™-beställningar kan inte avbeställas eller returneras.

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Skiftregisterräknare
RoHS-direktivet:  
Serial to Parallel
1 Circuit
8 bit
SOIC-14
74ACT
CMOS
2
14.9 ns
500 mV
6 V
- 55 C
+ 125 C
Reel
Cut Tape
MouseReel
Märke: Texas Instruments
Funktion: 8 Bit Serial In Parallel Out
Monteringsstil: SMD/SMT
Antal utgångslinjer: 8
Driftspänning: 500 mV to 6 V
Produkttyp: Counter Shift Registers
Serie: CD74ACT164
Fabriksförpackningskvantitet: 2500
Underkategori: Logic ICs
Enhetens vikt: 129,400 mg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers

Texas Instruments CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers have two serial inputs (A and B) connected through an AND gate and an asynchronous clear (CLR). The device requires a high signal on both A and B to set the input data line high; a low signal on either will set the input data line low. Data at A and B can be changed while CLK is high or low, provided the minimum set-up time requirements are met.