CD74AC164M

595-CD74AC164M
CD74AC164M

Tillverk:

Beskrivning:
Skiftregisterräknare 8-Bit Ser-In/Prl-Out Shift Register

Livscykel:
Utgående:
Schemalagd för inkurans och kommer att avvecklas av tillverkaren.
ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 128

Lager:
128 Kan skickas omedelbart
Partier som är större än 128 kommer att omfattas av ett krav på minimibeställning.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:

Prissättning (SEK)

Antal Enhetspris
Ext. pris
10,68 kr 10,68 kr
7,75 kr 77,50 kr
6,56 kr 164,00 kr
6,55 kr 655,00 kr
6,19 kr 6.190,00 kr
5,91 kr 23.640,00 kr
5,46 kr 43.680,00 kr

Alternativ förpackning

Tillverk: Artikelnummer:
Emballage:
Reel, Cut Tape, MouseReel
Tillgänglighet:
På lager
Pris:
6,46 kr
Min:
1

Liknande produkt

Texas Instruments CD74AC164M96
Texas Instruments
Skiftregisterräknare 8-Bit Ser-In/Prl-Out Shift Register A 59 A 595-CD74AC164M

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Skiftregisterräknare
RoHS-direktivet:  
Serial to Parallel
1 Circuit
8 bit
SOIC-14
74AC
CMOS
2
157 ns, 17.5 ns, 12.5 ns
1.5 V
5.5 V
- 55 C
+ 125 C
Tube
Märke: Texas Instruments
Funktion: Shift Register
Monteringsstil: SMD/SMT
Antal utgångslinjer: 8
Driftspänning: 1.5 V to 5.5 V
Produkttyp: Counter Shift Registers
Serie: CD74AC164
Fabriksförpackningskvantitet: 50
Underkategori: Logic ICs
Enhetens vikt: 129,400 mg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542319000
CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542390090
KRHTS:
8542311000
MXHTS:
8542310399
ECCN:
EAR99

CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers

Texas Instruments CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers have two serial inputs (A and B) connected through an AND gate and an asynchronous clear (CLR). The device requires a high signal on both A and B to set the input data line high; a low signal on either will set the input data line low. Data at A and B can be changed while CLK is high or low, provided the minimum set-up time requirements are met.